基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在高速信号处理中,特别是在大时宽带宽积条件下,高速雷达信号的数字正交采样和脉冲压缩包含大量的乘加运算,运算量非常大,使用DSP芯片实现需多片处理完成,使系统的工作延迟大、成本高、功耗大、调试困难.文中采用CSD(Canonic Signed-Digital)算法的思想,实现数字正交采样和脉冲压缩滤波器算法优化,可显著降低运算量,使用可编程逻辑器件迅速快捷完成系统的硬件设计,并用Altera公司的FPGA芯片进行了验证,最后给出了结果比较和分析.
推荐文章
基于FPGA的FIR数字滤波器的优化设计
CSD编码
分布式算法
FIR
FPGA
常系数乘法
基于FPGA的ⅡR滤波器整数设计
无限冲击响应滤波器
现场可编程门阵列
数字信号处理
MATLAB
分数延迟FIR滤波器设计及FPGA实现
分数延迟FIR滤波器
分布式算法
FPGA
CSD码
基于FPGA的FIR滤波器的设计
线性滤波器
FPGA
Dsp Builder
仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CSD方法滤波器的FPGA优化设计
来源期刊 现代雷达 学科 工学
关键词 CSD算法 现场可编程门阵列 数字正交采样 脉冲压缩
年,卷(期) 2007,(8) 所属期刊栏目 信号/数据处理
研究方向 页码范围 44-47
页数 4页 分类号 TN957.52|TN958
字数 2642字 语种 中文
DOI 10.3969/j.issn.1004-7859.2007.08.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗丰 西安电子科技大学雷达信号处理重点实验室 77 513 11.0 19.0
2 李虎虎 西安电子科技大学雷达信号处理重点实验室 2 14 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (2)
二级引证文献  (4)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CSD算法
现场可编程门阵列
数字正交采样
脉冲压缩
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
论文1v1指导