原文服务方: 科技与创新       
摘要:
分数延迟FIR滤波器有能改变频率响应特性的优点,但是分数延迟FIR滤波器对系数变化十分敏感且其系数无对称关系,所以实现分数延迟FIR滤波器相对实现FIR滤波器消耗的硬件资源多得多.FPGA有丰富的内部逻辑资源,完全能满足分数延迟FIR滤波器设计的需要.本文提出基于分布式算法和CSD码量化设计分数延迟FIR滤波器.基于分布式算法设计分数延迟FIR滤波器是将乘法运算转换为查找表操作并结合流水线技术节省硬件资源,提升处理速度;CSD码量化滤波器系数使其表示码中0最多,这样设计实现滤波器的硬件规模会大大减少,运算速度也会提高.硬件仿真结果表明此两种方法可行且高效.
推荐文章
FIR滤波器的FPGA实现方法
FIR滤波器
FPGA
FFT
分布式算法
基于FPGA的FIR滤波器的设计与实现
FIR滤波器
FPGA
VHDL
电子设计自动化
FIR带通滤波器的FPGA实现
FIR(有限冲击相应)
数字带通滤波器
FPGA
DSPBulider
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 分数延迟FIR滤波器设计及FPGA实现
来源期刊 科技与创新 学科
关键词 分数延迟FIR滤波器 分布式算法 FPGA CSD码
年,卷(期) 2010,(20) 所属期刊栏目
研究方向 页码范围 172-174
页数 分类号 TN713
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2010.20.070
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾以成 湘潭大学光电工程系 116 670 13.0 19.0
2 陈光辉 湘潭大学光电工程系 6 13 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (28)
参考文献  (9)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (0)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(3)
  • 参考文献(2)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(5)
  • 参考文献(5)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分数延迟FIR滤波器
分布式算法
FPGA
CSD码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
相关基金
湖南省自然科学基金
英文译名:Natural Science Foundation of Hunan Province
官方网址:http://jj.hnst.gov.cn/
项目类型:一般面上项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导