基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用DVI接口的同步控制信号生成内存写入地址,帧频触发信号控制内存读取地址的设计思想,在FPGA中实现了从任意帧频的数字视频源转换到50 Hz或60 Hz帧频.给出了帧频转换器的基本硬件结构,和实用的设计方法,并讨论了数据缓冲区设置深度与内存操作带宽的关系.
推荐文章
机载电视制导导弹视频转换器的设计
AIT2138
电视制导视频转换器
逐行扫描
隔行扫描
基于FPGA的数字视频接口(DVI)测试向量发生器
向量发生器
数字视频接口(DVI)
可编程逻辑器件(FPGA)
显示模式
基于FPGA的高速串并/并串转换器设计
串并转换
并串转换
VHDL
FPGA
基于FPGA的RS485-USB转换器设计与实现
现场可编程门阵列
USB接口
RS485总线
CY7C68013A
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字视频异步帧频转换器设计
来源期刊 电子器件 学科 工学
关键词 数字视频接口 帧频合成 FPGA 缓冲区管理
年,卷(期) 2007,(3) 所属期刊栏目
研究方向 页码范围 1064-1067
页数 4页 分类号 TP393
字数 3397字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.03.089
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 丁铁夫 中国科学院长春光学精密机械与物理研究所 75 955 17.0 27.0
2 王骞 中国科学院长春光学精密机械与物理研究所 6 81 4.0 6.0
6 冯永茂 中国科学院长春光学精密机械与物理研究所 12 264 9.0 12.0
10 徐秀知 中国科学院长春光学精密机械与物理研究所 6 153 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (5)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
数字视频接口
帧频合成
FPGA
缓冲区管理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导