基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种新的称重控制器的实现方案,它以NiosⅡ软核处理器为核心,可以降低成本;并利用C2H工具将数据处理算法变成硬件加速电路,提高处理器的处理速度,使系统误差小于0.2%.最后,采用Altera公司的EP2C8芯片上实现了这种设计方案.
推荐文章
动态称重控制器OPC驱动程序设计
OPC接口
异步数据传输
哈希链
互操作性
基于Nios软核的CT机扫描系统控制器设计
SOPC
Nios软核
多任务
实时系统
基于Nios Ⅱ的DDR SDRAM控制器的相关技术研究与实现
Nios Ⅱ
DDR SDRAM控制器
重同步
相移
NiosⅡ系统中DMA控制器的原理及应用
NiosⅡ
DMA控制器
DMA技术
SDRAM
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于NiosⅡ的动态称重控制器实现
来源期刊 包装工程 学科 工学
关键词 动态称重 NiosⅡ FPGA
年,卷(期) 2007,(10) 所属期刊栏目 技术专论
研究方向 页码范围 101-103
页数 3页 分类号 TB486+.3
字数 3774字 语种 中文
DOI 10.3969/j.issn.1001-3563.2007.10.033
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李丰旺 4 9 2.0 3.0
2 陈维民 12 26 4.0 5.0
3 高俊锋 14 28 3.0 5.0
4 刘小平 4 50 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (24)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(5)
  • 参考文献(2)
  • 二级参考文献(3)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
动态称重
NiosⅡ
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
包装工程
半月刊
1001-3563
50-1094/TB
大16开
重庆市九龙坡区渝州路33号
78-30
1979
chi
出版文献量(篇)
16469
总下载数(次)
123
总被引数(次)
101111
论文1v1指导