原文服务方: 科技与创新       
摘要:
本文针对QPSK调制信号,提出了一种立方内插、预滤波和Gardner定时误差检测相结合实现符号位同步的电路结构.在Matlab的Altera DSP Builder环境下实现该算法的设计,并进行功能仿真,最后在Altera Stratix Ⅱ开发板上FPGA实现了该算法.此电路已用于实际的接收机中,工作时钟频率最高可达到130MHz,能够纠正0.1%的定时误差,性能良好.
推荐文章
一种基于内插法符号同步电路的设计
符号同步
插值
定时误差检测
FPGA
一种高性能ESD电源钳位电路设计
ESD
电源钳位
反馈
误触发
基于FPGA的位同步电路设计
位同步
数字锁相
同步脉冲
FPGA
一种同步通讯板的网络电路码表的生成
网络电路
结点方程
正弦波
码表
同步通讯
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种QPSK位同步电路的设计
来源期刊 科技与创新 学科
关键词 内插 FPGA 预滤波
年,卷(期) 2007,(29) 所属期刊栏目 电子设计
研究方向 页码范围 233-235
页数 3页 分类号 TN914.3
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.29.096
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周祖成 清华大学电子工程系 64 274 10.0 14.0
2 王亮 清华大学电子工程系 38 471 9.0 21.0
3 凌康 清华大学电子工程系 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (13)
参考文献  (1)
节点文献
引证文献  (7)
同被引文献  (13)
二级引证文献  (29)
1974(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(4)
  • 引证文献(2)
  • 二级引证文献(2)
2013(4)
  • 引证文献(1)
  • 二级引证文献(3)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(6)
  • 引证文献(0)
  • 二级引证文献(6)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
内插
FPGA
预滤波
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导