原文服务方: 科技与创新       
摘要:
本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间.本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现.经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2.
推荐文章
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种锁定相位编程可调全数字锁相环设计
全数字锁相环
多相位
现场可编程逻辑器件
Verilog
一种基于DSP的软件锁相环模型与实现
软件锁相环
SPLL
DSP
多速率
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种实现快速锁定的锁相环的研究
来源期刊 科技与创新 学科
关键词 模拟集成电路 鉴频鉴相器 电荷泵 压控振荡器(VCO) 锁相环(PLL) 快速锁定
年,卷(期) 2007,(32) 所属期刊栏目 电子设计
研究方向 页码范围 286-288
页数 3页 分类号 TN41/495
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.32.114
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王觅 上海上海大学微电子中心 1 4 1.0 1.0
2 余建军 上海上海大学微电子中心 1 4 1.0 1.0
3 汪东旭 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
模拟集成电路
鉴频鉴相器
电荷泵
压控振荡器(VCO)
锁相环(PLL)
快速锁定
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导