基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对DVB-S标准,采用Xilinx公司XC3S500E芯片与AD9775D/A芯片相结合的架构,通过Verilog HDL语言对信道编码及QPSK部分进行设计、仿真与实现,符合DVB-S标准要求,为DVB-S调制器设计提供了一种新颖并且简便可行的设计方案。
推荐文章
DVB-C QAM调制器的实现
数字视频广播
QAM调制器
MPEG-2
DVB-T调制器外码编码器的FPGA设计
DVB-T调制器
RS编码
卷积交织
FPGA
QPSK调制器的FPGA实现
QPSK调制器
FPGA
DDS
数字∑-△调制器的FPGA设计与实现
∑-△调制器
FPGA
Verilog
综合
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DVB—S信道调制器的FPGA实现
来源期刊 中国多媒体通信 学科 工学
关键词 DVB-S QPSK调制 信道编码
年,卷(期) 2008,(3) 所属期刊栏目
研究方向 页码范围 34-38
页数 5页 分类号 TN948
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李晓飞 67 200 7.0 12.0
2 陈曦 4 4 1.0 2.0
3 徐建松 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DVB-S
QPSK调制
信道编码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国多媒体通信
月刊
1726-6408
北京朝阳区广渠东路3号院申奥商务楼508
出版文献量(篇)
4766
总下载数(次)
9
总被引数(次)
0
论文1v1指导