基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决数字VLSI实现BP网络时会引起矩阵转置和处理器内部数据通信的问题,提高可编程处理器的并行度,本文从硬件实现的角度,基于BP网络的算法特点,对这两个问题进行分析,设计了一种适于BP网络的并行度较高的可编程数字处理器的体系结构.该处理器基于分布式存储的SIMD结构,采用一维脉动阵列实现矩阵转置以及全联通的数据通路实现处理器的内部数据通信,减小这两方面引起的开销.该处理器在FPGA上进行了功能仿真,时钟频率为45MHz,与PC机、DSP、专用芯片等进行比较,实验结果表明BP网络在该处理器上运行可以达到较高的速度.
推荐文章
一种嵌入式SIMD协处理器地址产生器的设计
SIMD协处理器
地址产生器
计算机体系结构
VLSI
一种基于网络处理器的入侵检测系统
入侵检测
网络安全
协议分析
网络处理器
LS SIMD协处理器控制器设计
LS SIMD
三级流水
VLSI
指令并发执行
基于SIMD技术的图像卷积处理器体系结构研究
SIMD处理机
数据缓存系统
对准电路
图像卷积
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速实现BP网络的SIMD处理器
来源期刊 数据采集与处理 学科 地球科学
关键词 BP网络 SIMD结构 可编程 处理器
年,卷(期) 2008,(2) 所属期刊栏目 研究简报
研究方向 页码范围 233-237
页数 5页 分类号 TP391.4|N941.5
字数 4523字 语种 中文
DOI 10.3969/j.issn.1004-9037.2008.02.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李占才 北京科技大学信息工程学院 25 263 9.0 15.0
2 王沁 北京科技大学信息工程学院 145 1212 18.0 29.0
3 李昂 北京科技大学信息工程学院 12 108 5.0 10.0
4 钱艺 北京科技大学信息工程学院 8 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
BP网络
SIMD结构
可编程
处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数据采集与处理
双月刊
1004-9037
32-1367/TN
大16开
南京市御道街29号1016信箱
28-235
1986
chi
出版文献量(篇)
3235
总下载数(次)
7
论文1v1指导