原文服务方: 微电子学与计算机       
摘要:
为了应对大数据量实时处理,解决处理器间通信带宽瓶颈.采用自主设计的混合多FPGA平台搭建了面向新型RISC-V处理器互连的高速串行传输系统,通过对互连接口的改进,实现了单通道4倍传输速率的提升.实验表明,该系统总吞吐率可达300 Gbps,单通道速率最高可达25 Gbps,支持的互连链路大于40路,传输误码率低于1E-11,能够满足高带宽、高可靠性传输需求,同时极大地减少了IO管脚数量.最后,基于该系统,在相同速率下对比和评估了3种高速串行协议的实现情况,为传输效率提升和系统优化提供帮助.
推荐文章
基于F2812的多处理器串行加载系统设计
F2812
多处理器
串行加载
在线编程
一种多处理器并行计算机系统的设计
共享存储器网络
主处理器
心跳
一种多处理器仿真系统的构建与评估
多处理器
静态网络
仿真
并行矩阵乘
加速比
一种基于共享总线的冗余容错多处理器系统
多处理器
无主的
共用总线
非透明桥
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种面向多处理器互连的高速串行传输系统设计
来源期刊 微电子学与计算机 学科
关键词 高速串行 多处理器互连 FPGA设计 片间通信
年,卷(期) 2020,(8) 所属期刊栏目
研究方向 页码范围 16-20,26
页数 6页 分类号 TP336
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋剑飞 上海交通大学电子信息与电气工程学院 29 89 3.0 9.0
2 许晋彰 上海交通大学电子信息与电气工程学院 1 0 0.0 0.0
3 景乃锋 上海交通大学电子信息与电气工程学院 9 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (1)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(1)
  • 参考文献(0)
  • 二级参考文献(1)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速串行
多处理器互连
FPGA设计
片间通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
论文1v1指导