基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用现场可编程门阵列(FPGA),设计了一种对多业务传输平台(MSTP)中数据通信通道(DCC)开销进行协处理的电路,可以满足多光口网元网管通信的需要.电路一侧通过总线与微处理器相连,另一端与段开销处理器相连.开销数据采用面向字节的HDLC协议进行封装与传输,电路以全双工方式工作,工作速率可达576kb/s.处理单个DCC通道需占用约800个4输入查找表(LUT)和3k字节的内部SRAM.
推荐文章
多核处理器中的超越函数协处理器设计
多核处理器
协处理器
分段线性逼近
四路算数通道
基于FPGA的AES密码协处理器的设计和实现
协处理器
高级加密标准
现场可编程门阵列
密钥扩展
数值协处理器中微程序设计
微程序控制
硬布线控制
微指令
微程序计数器PC
高速双有限域加密协处理器设计
椭圆曲线
加密协处理器
Montgomery模乘
模逆
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 MSTP中DCC开销协处理器的设计与实现
来源期刊 光通信技术 学科 工学
关键词 现场可编程门阵列 多业务传输平台 数据通信通道 开销
年,卷(期) 2008,(10) 所属期刊栏目 传输技术
研究方向 页码范围 46-48
页数 3页 分类号 TN929.11|TN722
字数 1448字 语种 中文
DOI 10.3969/j.issn.1002-5561.2008.10.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 乔庐峰 解放军理工大学通信工程学院 22 45 3.0 6.0
2 李永成 解放军理工大学通信工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
多业务传输平台
数据通信通道
开销
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
光通信技术
月刊
1002-5561
45-1160/TN
大16开
广西桂林市5号信箱
48-126
1977
chi
出版文献量(篇)
4439
总下载数(次)
8
总被引数(次)
17658
论文1v1指导