原文服务方: 微电子学与计算机       
摘要:
异步电路在低功耗、低噪声、抗干扰、无时钟偏移、高鲁棒性和模块化设计等方面有较高的性能.设计了一个异步4位8操作码的算术逻辑单元,使用了双轨延时不敏感零协议逻辑结构,同时比较了使用流水线结构和非流水线结构以及相关的面积和速度优势.结果显示平均速度最快的结构比非流水线结构快了1.73倍,而面积需要增加了133%.
推荐文章
算术逻辑单元的优化设计
算术逻辑单元
两级运算
结构
等价转换
基于FPGA的算术逻辑单元设计
FPGA VHDL
算术逻辑单元
超前进位
面向算术单元的FPGA工艺映射算法
FPGA
工艺映射
算术单元
单元共享
异步集成电路C标准单元的设计与实现
异步集成电路设计
标准单元
设计流程
C单元
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异步零协议算术逻辑单元的设计
来源期刊 微电子学与计算机 学科
关键词 异步逻辑设计 延时不敏感电路 自同步电路 算术逻辑单元
年,卷(期) 2008,(8) 所属期刊栏目
研究方向 页码范围 48-51
页数 4页 分类号 TN47
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 潘海祥 江南大学信息工程学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (2)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步逻辑设计
延时不敏感电路
自同步电路
算术逻辑单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导