基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于Virtex2-Pro ML310开发环境,使用基于模块(Module-based)的部分动态可重构方式,实现了动态重构技术在算术逻辑单元中的运用.实验数据结果表明使用普通方法需要下载的文件大小是使用部分动态重构方法的5.82倍,部分动态重构以较小容量的硬件资源,实现了较大的时序系统整体功能,减小了算术逻辑单元的面积,增加了电路的下载速度并且提高了硬件利用率.
推荐文章
基于FPGA的算术逻辑单元设计
FPGA VHDL
算术逻辑单元
超前进位
面向算术单元的FPGA工艺映射算法
FPGA
工艺映射
算术单元
单元共享
异步零协议算术逻辑单元的设计
异步逻辑设计
延时不敏感电路
自同步电路
算术逻辑单元
算术逻辑单元的优化设计
算术逻辑单元
两级运算
结构
等价转换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA动态重构技术在算术逻辑单元中的应用
来源期刊 电子器件 学科 工学
关键词 FPGA 部分重构 动态重构 ALU 总线宏
年,卷(期) 2007,(3) 所属期刊栏目
研究方向 页码范围 1091-1094
页数 4页 分类号 TN431.2
字数 2087字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.03.096
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 尚丽娜 浙江大学城市学院 14 66 4.0 8.0
2 徐新民 浙江大学信息学院 38 189 8.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (52)
参考文献  (6)
节点文献
引证文献  (6)
同被引文献  (10)
二级引证文献  (61)
1998(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(1)
  • 二级参考文献(2)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(5)
  • 引证文献(3)
  • 二级引证文献(2)
2010(4)
  • 引证文献(0)
  • 二级引证文献(4)
2011(11)
  • 引证文献(1)
  • 二级引证文献(10)
2012(5)
  • 引证文献(0)
  • 二级引证文献(5)
2013(4)
  • 引证文献(0)
  • 二级引证文献(4)
2014(13)
  • 引证文献(1)
  • 二级引证文献(12)
2015(7)
  • 引证文献(1)
  • 二级引证文献(6)
2016(7)
  • 引证文献(0)
  • 二级引证文献(7)
2017(4)
  • 引证文献(0)
  • 二级引证文献(4)
2018(5)
  • 引证文献(0)
  • 二级引证文献(5)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
部分重构
动态重构
ALU
总线宏
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导