作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
FPGA用作重复编程,有着可重构的动态特性。它拟定了逻辑路径,采纳时分复用,密切衔接了多重的逻辑电路。条件准许时,FPGA可延展更多样的本体特性,可重设初始的电路,重构可得动态情形下的新电路。借助重构技术、其他关联的技术,提快了信息被处理的速率,提升处理的成效。为此,有必要解析这一新式技术,摸索应用的新思路。
推荐文章
FPGA动态可重构数字电路容错系统的研究
FPGA
动态可重构
数字电路
容错系统
基于动态可重构FPGA的自演化硬件概述
演化硬件
动态可重构
染色体编码
FPGA
FPGA动态部分可重构技术概述
可重构计算
FPGA动态部分可重构
EAPR
FPGA动态可重构技术原理及实现方法分析
FPGA
静态重构
动态重构
全局重构
局域重构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA动态可重构的自适应体系及数字逻辑
来源期刊 数字技术与应用 学科 工学
关键词 FPGA动态 可重构 技术应用
年,卷(期) 2016,(1) 所属期刊栏目 应用研究
研究方向 页码范围 99-99
页数 1页 分类号 TP368.1
字数 1893字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朴成杰 3 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (8)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1963(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(3)
  • 参考文献(2)
  • 二级参考文献(1)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA动态
可重构
技术应用
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导