基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
可重构计算是一种新的计算结构,它将通用处理器和专用集成电路的优点结合起来,具有灵活、高效的特点.FPGA的动态部分可重构是指在系统运行中对FPGA的部分逻辑资源实现动态的功能变换,从而提高数字系统集成度、增强灵活性、提升容错能力,同时降低成本和功耗.本文主要介绍FPGA动态部分可重构的原理以及实现动态部分可重构的方法,并着重分析4种常用的实现方法;介绍FPGA动态部分可重构技术目前在国内外的最新发展和应用;对FPGA动态部分可重构的未来研究发展方向做简单介绍.
推荐文章
FPGA动态可重构理论及其研究进展
可编程逻辑器件
FPGA
可重构
动态可重构
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
基于EAPR的动态部分可重构系统研究及实现
现场可编程门阵列
早期获取
动态可重构
内部配置接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA动态部分可重构技术概述
来源期刊 计算机与现代化 学科 工学
关键词 可重构计算 FPGA动态部分可重构 EAPR
年,卷(期) 2014,(3) 所属期刊栏目 应用与开发
研究方向 页码范围 210-214
页数 5页 分类号 TP311.52
字数 3391字 语种 中文
DOI 10.3969/j.issn.1006-2475.2014.03.049
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张宇 中国人民解放军理工大学通信工程学院 149 617 15.0 21.0
2 范建华 17 188 5.0 13.0
3 吕遵明 2 22 1.0 2.0
4 王统祥 中国人民解放军理工大学通信工程学院 2 22 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (7)
参考文献  (8)
节点文献
引证文献  (22)
同被引文献  (33)
二级引证文献  (9)
1963(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(3)
  • 参考文献(0)
  • 二级参考文献(3)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(4)
  • 参考文献(4)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(4)
  • 引证文献(4)
  • 二级引证文献(0)
2016(7)
  • 引证文献(5)
  • 二级引证文献(2)
2017(7)
  • 引证文献(4)
  • 二级引证文献(3)
2018(5)
  • 引证文献(3)
  • 二级引证文献(2)
2019(3)
  • 引证文献(2)
  • 二级引证文献(1)
2020(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可重构计算
FPGA动态部分可重构
EAPR
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与现代化
月刊
1006-2475
36-1137/TP
大16开
南昌市井冈山大道1416号
44-121
1985
chi
出版文献量(篇)
9036
总下载数(次)
25
总被引数(次)
56782
论文1v1指导