原文服务方: 杭州电子科技大学学报(自然科学版)       
摘要:
由于FPGA既保留了ASIC的速度性能,又兼具了通用处理器的灵活性,逐渐成为计算机体系结构研究的热点.基于FPGA的动态部分可重构技术,充分利用了FPGA芯片的硬件资源,减少了重配置时间,大大提高了系统效率.该文介绍了一种新的动态部分可重构设计方法,并在Virtex Ⅱ Pro FPGA上进行验证.
推荐文章
一种可重构计算系统的微架构设计与实现
可重构计算
动态部分可重构
编程模式
FPGA
一种动态可重构3+1容错架构设计
冗余容错
容错架构
动态重构
故障恢复
一种可重构计算系统设计与实现
可重构计算系统
可编程门阵列
单芯片上可重构计算系统
基于EAPR的动态部分可重构系统研究及实现
现场可编程门阵列
早期获取
动态可重构
内部配置接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新的动态部分可重构设计方法及实现
来源期刊 杭州电子科技大学学报(自然科学版) 学科
关键词 现场可编程逻辑门阵列 动态可重构 可重构计算
年,卷(期) 2009,(4) 所属期刊栏目
研究方向 页码范围 26-29
页数 4页 分类号 TP301.4
字数 语种 中文
DOI 10.3969/j.issn.1001-9146.2009.04.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高志刚 杭州电子科技大学计算机应用研究所 11 24 3.0 4.0
2 戴国骏 杭州电子科技大学计算机应用研究所 47 456 12.0 20.0
3 任麒斌 杭州电子科技大学计算机应用研究所 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程逻辑门阵列
动态可重构
可重构计算
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
杭州电子科技大学学报(自然科学版)
双月刊
1001-9146
33-1339/TN
chi
出版文献量(篇)
3184
总下载数(次)
0
总被引数(次)
11145
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导