原文服务方: 微电子学与计算机       
摘要:
为了推动FPGA计算的大规模应用,设计并实现了一种基于动态部分可重构机制的FPGA计算系统微架构.该架构提供了一套提升FPGA开发效率的用户开发模式,可在FPGA中支持SIMD/MIMD并行计算模式,并通过可重构计算单元的通信支持流水计算模式.实验结果表明,该架构在保持FPGA计算系统高性能、低功耗优势的同时,可有效地简化用户的编程模式.
推荐文章
一种可重构计算系统设计与实现
可重构计算系统
可编程门阵列
单芯片上可重构计算系统
一种动态可重构3+1容错架构设计
冗余容错
容错架构
动态重构
故障恢复
一种新的动态部分可重构设计方法及实现
现场可编程逻辑门阵列
动态可重构
可重构计算
一种支持多种工作模式的可重构计算单元的设计
可重构
计算单元
流运算
存储运算
硬件加速
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种可重构计算系统的微架构设计与实现
来源期刊 微电子学与计算机 学科
关键词 可重构计算 动态部分可重构 编程模式 FPGA
年,卷(期) 2017,(8) 所属期刊栏目
研究方向 页码范围 33-37
页数 5页 分类号 TP302.1
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 柴志雷 江南大学物联网工程学院 61 462 10.0 20.0
3 柴镇 江南大学物联网工程学院 3 3 1.0 1.0
6 吴东 2 10 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (32)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可重构计算
动态部分可重构
编程模式
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导