原文服务方: 科技与创新       
摘要:
HDB3码是重要的基带传输码型之一.HDB3编码器可以用专用的DSP芯片或PLD器件(FPGA或CPLD)完成设计,且用VHDL语言设计较多.本文给出了一种新的基于DSP Builder的HDB3编码器设计方案.该编码器设计结果可以单独做为一个编码系统在硬件中实现,也可以做为其他设计的子模块被调用.同时,在Altera的NiosⅡ嵌入式系统设计中也可以做为一个编码接口元件被使用.文章最后,通过simulink和OuartusⅡ的仿真验证了该设计功能的正确性.
推荐文章
基于FPGA的HDB3码编码器优化设计与分析
HDB3编码器
VHDL程序
逻辑单元
结构化设计
HDB3编译码电路的FPGA设计
HDB3码
编译码器
FPGA
VHDL
基于HDB3编码的长线传输信号矫正算法研究
基带传输系统
HDB3编码
信号失真
矫正
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DSP Builder的HDB3编码器设计
来源期刊 科技与创新 学科
关键词 HDB3编码器 DSPBuilder simulink Quartusll
年,卷(期) 2008,(29) 所属期刊栏目 电子设计
研究方向 页码范围 267-269
页数 3页 分类号 TP271+.5
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.29.108
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘祝华 330022江西师范大学物理与通信电子学院 1 0 0.0 0.0
2 姚燕 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(3)
  • 参考文献(3)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
HDB3编码器
DSPBuilder
simulink
Quartusll
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导