基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析HASH算法MD5的基础上详细介绍了目前主流的4种硬件实现方式,给出了其中迭代方式和基于缩短关键路径的循环展开方式的FPGA实现.基于缩短父键路径的循环展开方式有效的压缩了一半的工作时钟数,并提高了吞吐量,是目前所给出的国内外方案中占用硬件资源较小而工作效率较高的硬件实现方式.
推荐文章
一种融入MD5的影子表算法研究
影子表
增量提取
数据库复制
线性
MD5算法及其在电视节目技术质量控制中的应用
MD5算法
数字指纹
电视节目
技术质量
文件完整性检测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 HASH算法MD5的高速实现
来源期刊 成都信息工程学院学报 学科 工学
关键词 MD5 展开 迭代 FPGA Verilog
年,卷(期) 2009,(2) 所属期刊栏目
研究方向 页码范围 129-132
页数 4页 分类号 TP309
字数 2114字 语种 中文
DOI 10.3969/j.issn.1671-1742.2009.02.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高献伟 北京电子科技学院电子系 36 111 6.0 9.0
2 路而红 北京电子科技学院电子系 23 130 8.0 10.0
3 陈运 成都信息工程学院计算机学院 46 272 9.0 13.0
4 曾旭 成都信息工程学院计算机学院 2 11 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (9)
参考文献  (2)
节点文献
引证文献  (9)
同被引文献  (20)
二级引证文献  (19)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(4)
  • 引证文献(2)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(5)
  • 引证文献(0)
  • 二级引证文献(5)
2017(5)
  • 引证文献(2)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
MD5
展开
迭代
FPGA
Verilog
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
成都信息工程大学学报
双月刊
2096-1618
51-1769/TN
四川省成都市西南航空港经济开发区学府路一段24号
chi
出版文献量(篇)
2582
总下载数(次)
9
总被引数(次)
12634
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导