基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了实现高速串行通讯,设计了基于FPGA的RS485总线的通讯接口,FPGA与DSP之间采用双FIFO进行数据缓存,并且通过DSP总线与DSP进行数据交换;开发了以FPGA和DSP为核心的原理图与印制电路板,使用VHDL语言开发了HDLC通讯协议的控制时序.实验结果表明:系统的持续存储速度可以达到1 Mbit/s,工作稳定可靠,没有丢帧、串帧等丢失数据现象.
推荐文章
HDLC协议的FPGA实现方法
HDLC协议
FPGA
CRC校验
HDLC协议处理器的FPGA实现
VHDL
HDLC
FPGA
'从顶到底'
基于FPGA的HDLC设计实现
雷达
HDLC
FPGA
系统移植
基于Niosll的HDLC协议控制系统的实现
可编程片上系统
NiosⅡ软核
高级数据链路控制
基站系统
循环冗余码校验
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的HDLC协议实现
来源期刊 电子器件 学科 工学
关键词 FPGA RS485 DSP HDLC
年,卷(期) 2009,(3) 所属期刊栏目 其他电子技术
研究方向 页码范围 707-710
页数 4页 分类号 TN409
字数 2249字 语种 中文
DOI 10.3969/j.issn.1005-9490.2009.03.055
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何昕 中国科学院长春光学精密机械与物理研究所 128 1115 19.0 24.0
2 刘岩俊 中国科学院长春光学精密机械与物理研究所 23 255 9.0 15.0
3 闫海霞 吉林大学电子学院 12 126 7.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (15)
同被引文献  (32)
二级引证文献  (122)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(3)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(5)
  • 引证文献(1)
  • 二级引证文献(4)
2012(6)
  • 引证文献(2)
  • 二级引证文献(4)
2013(9)
  • 引证文献(3)
  • 二级引证文献(6)
2014(23)
  • 引证文献(4)
  • 二级引证文献(19)
2015(28)
  • 引证文献(3)
  • 二级引证文献(25)
2016(21)
  • 引证文献(1)
  • 二级引证文献(20)
2017(25)
  • 引证文献(0)
  • 二级引证文献(25)
2018(17)
  • 引证文献(0)
  • 二级引证文献(17)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
RS485
DSP
HDLC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导