原文服务方: 电子质量       
摘要:
文中主要介绍了一种以SDRAM为存储器的,同时实现多路实时捕获模块的设计方法.在本设计中,根据SDRAM的工作原理,采用FIFO对多路前级数据进行实时缓存,然后通过FPGA内部的SDRAM控制器对SDRAM进行分时多路存储的方法,实现了在一片SDRAM中多路数据的同时捕获,并给出了具体实现过程.通过在经过仿真验证和硬件平台的实践验证更进一步证明了方法的可行性.
推荐文章
基于FPGA的高速多路数据采集系统的设计
FPGA
数据采集系统
A/D转换器
数据选择器
存储器
基于FPGA和FLASH的多路数据存储技术
多路数据存储
FPGA
FLASH
串并转换
数据缓存
数据重新编帧
基于FPGA的多路数据光纤传输系统设计与实现
光纤传输
定速率时分复用
变速率时分复用
FPGA
基于FPGA的多路数据单信道传输方法研究
高分辨率
图像传输
时分复用
优先级
时间轮片
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的多路数据实时捕获实现
来源期刊 电子质量 学科
关键词 FPGA SDRAM FIFO 状态机 实时捕获
年,卷(期) 2009,(3) 所属期刊栏目 通用测试
研究方向 页码范围 20-21,27
页数 3页 分类号 TP274+.2
字数 语种 中文
DOI 10.3969/j.issn.1003-0107.2009.03.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段美霞 24 43 4.0 5.0
2 江勇 中国电子科技集团公司第四十一研究所 5 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (38)
参考文献  (5)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(5)
  • 参考文献(1)
  • 二级参考文献(4)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(3)
  • 参考文献(2)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
SDRAM
FIFO
状态机
实时捕获
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
1980-01-01
chi
出版文献量(篇)
7058
总下载数(次)
0
总被引数(次)
15176
论文1v1指导