基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种基于"组拼合"技术的嵌入式片上高速缓存(Cache)在线可配置结构.在线可配置Cache可以针对不同的应用,配置Cache的组关联等参数,从而在保持应用性能基本不变的前提下,有效降低Cache的动态功耗.其中水平组拼合方式与Gated-Vdd技术配合使用,不仅可以有效降低动态功耗,而且可以降低超深亚微米工艺中不断凸现的静态漏电功耗.将该结构应用于32-bit嵌入式处理器CK510中,PowerStone测试基准中的一组应用测试表明,组拼合可在线配置Cache结构可以显著降低处理器功耗.
推荐文章
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
低功耗动态可配置Cache设计
低功耗
Cache
可配置
组相联
'龙腾R2'微处理器
80C51嵌入式微处理器内核的低功耗设计
低功耗
微处理器
门控时钟
一种面向多处理器系统的在线低功耗调度算法
多处理器系统
在线低功耗调度
动态速度调节
竞争分析
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种嵌入式处理器Cache的可在线配置和低功耗设计
来源期刊 电路与系统学报 学科 工学
关键词 嵌入式处理器 片上缓存 可配置设计 低功耗
年,卷(期) 2009,(5) 所属期刊栏目 论文
研究方向 页码范围 37-41
页数 5页 分类号 TP303
字数 3435字 语种 中文
DOI 10.3969/j.issn.1007-0249.2009.05.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孟建熠 浙江大学超大规模集成电路设计研究所 30 45 3.0 5.0
2 严晓浪 浙江大学超大规模集成电路设计研究所 246 1634 19.0 29.0
3 葛海通 浙江大学超大规模集成电路设计研究所 52 293 8.0 14.0
4 刘坤杰 浙江大学超大规模集成电路设计研究所 5 23 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (8)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1996(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
嵌入式处理器
片上缓存
可配置设计
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
论文1v1指导