原文服务方: 微电子学与计算机       
摘要:
Cache作为处理器和系统总线之间的桥梁,是芯片功耗的主要来源,低功耗Cache设计在嵌入式芯片设计中具有重要意义.传统Cache设计一般依赖于特定体系结构,难以在不同的系统中进行集成,通用性差.本文提出了一种低功耗高效率的AHB-AXI双总线结构联合Cache的IP设计.实验结果显示,本设计可以显著降低Cache功耗和提高系统性能.
推荐文章
一种低功耗高效率的双向AXI2AHB总线桥设计与实现
AXI总线
AHB总线
总线桥
双向
低功耗
高效率PLB2AXI总线桥的设计与验证
总线桥
片上系统
流水线传输
读写重叠
现场可编程门阵列
基于AHB总线结构的master切换策略
AHB总线
master间切换
AMBA总线结构
wrap电路
VERA测试
基于FPGA的AHB总线与IDE硬盘的接口设计
AHB
IDE控制器
SOC
Verilog HDL
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗高效率的AHB-AXI双总线结构联合Cache的IP设计
来源期刊 微电子学与计算机 学科
关键词 Cache AMBA总线 自适应加载策略
年,卷(期) 2012,(5) 所属期刊栏目
研究方向 页码范围 46-49,53
页数 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周莉 中国科学院微电子研究所 147 3705 32.0 57.0
2 喻庆东 中国科学院微电子研究所 5 8 2.0 2.0
3 朱伟成 中国科学院微电子研究所 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (18)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(2)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(3)
  • 参考文献(2)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Cache
AMBA总线
自适应加载策略
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导