原文服务方: 微电子学与计算机       
摘要:
指令Cache的功耗主要源于Cache对数据存储器和标志存储器的访问。结合处理器的分支预测技术,利用处理器顺序执行指令时,对Cache标志存储器的空闲时间进行标志存储器预访问,能够在不降低Cache性能的同时,减少标志存储器和数据存储器的访问,降低Cache的功率消耗。提出了一种低功耗指令Cache的设计方法———BPPA ,结合了处理器分支预测技术与Cache预防问技术来降低指令Cache的功耗。实现结果表明,与未使用BPPA技术的指令Cache相比,针对不同典型应用可以减少指令Cache功耗平均30%左右。
推荐文章
一种面向超标量处理器的低功耗指令 Cac he设计
超标量
流水化指令Cache
条件放大
动态电压调节
指令回收
基于 Lo ad重用的低功耗数据 Cac he设计
Load重用
低功耗
数据Cache
嵌入式处理器
一种基于CPF格式的低功耗物理设计方法与实现
低功耗
CPF
多供电电压
电源关断
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗指令 Cac he的设计与实现
来源期刊 微电子学与计算机 学科
关键词 Cache 低功耗 分支预测 标志预访问
年,卷(期) 2015,(7) 所属期刊栏目
研究方向 页码范围 25-28
页数 4页 分类号 TP302.8
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张骏 9 94 5.0 9.0
2 田泽 122 777 15.0 20.0
3 郑新建 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (16)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (11)
二级引证文献  (3)
1995(4)
  • 参考文献(1)
  • 二级参考文献(3)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Cache
低功耗
分支预测
标志预访问
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导