基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着嵌入式应用快速发展,系统芯片(SoC)设计日趋复杂.高效可靠的设计多处理器系统芯片逐渐成为一个巨大挑战.本文提出一种多处理器原型及其SoC设计方法,将多处理器及其通信统一建模于一个多层次、灵活和可配的软硬件原型中,通过分层次、从高层抽象到底层实现逐步深入的方法解决软硬件接口验证问题和完善软硬件架构.H.264解码实验证明多处理器原型功能可行性和物理町实现性.基于该原型的多层次细化方法可有效确保SoC软硬件设计的正确性,并有助于软硬件结构协同设计优化.
推荐文章
龙芯2E多处理器芯片组的设计与实现
多处理器
芯片组
全局地址空间
龙芯2E处理器
一种多处理器仿真系统的构建与评估
多处理器
静态网络
仿真
并行矩阵乘
加速比
一种基于共享总线的冗余容错多处理器系统
多处理器
无主的
共用总线
非透明桥
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种多处理器原型及其系统芯片设计方法
来源期刊 电子学报 学科 工学
关键词 多处理器原型 系统芯片 软硬件协同设计
年,卷(期) 2009,(2) 所属期刊栏目 学术论文
研究方向 页码范围 305-311
页数 7页 分类号 TP368
字数 4082字 语种 中文
DOI 10.3321/j.issn:0372-2112.2009.02.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严晓浪 浙江大学超大规模集成电路研究所 246 1634 19.0 29.0
2 黄凯 浙江大学超大规模集成电路研究所 44 179 8.0 11.0
3 葛海通 6 21 2.0 4.0
4 林锋毅 浙江大学超大规模集成电路研究所 2 11 2.0 2.0
5 殷燎 浙江大学超大规模集成电路研究所 3 24 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (9)
同被引文献  (5)
二级引证文献  (13)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(4)
  • 引证文献(3)
  • 二级引证文献(1)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
多处理器原型
系统芯片
软硬件协同设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
论文1v1指导