原文服务方: 科技与创新       
摘要:
SoC技术的发展使多个异构的处理器集成到一个芯片成为可能,这种结构已成为提高微处理器性能的重要途径.与传统的多处理器系统一样,Cache一致性问题也是片内异构多处理器系统必须首先解决的问题.本文在分析Cache一致性问题的基础上,对采用不同监听协议的多处理器的集成,以牺牲简单的硬件为代价来完成一致性协议的转化.将此方法并入多处理器芯片封装内来管理,可保证在异构多处理器系统中数据的一致性.
推荐文章
基于共享总线的多处理器cache一致性的硬件实现
总线侦听
多处理器
一致性
写回
片内多处理器Cache一致性解决方案
单芯片多处理器
Cache
一致性
众核处理器cache一致性研究综述
cache一致性协议
众核处理器
瓦片化结构
NUCA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异构多处理器系统Cache一致性解决方案
来源期刊 科技与创新 学科
关键词 异构多处理器系统 Cache一致性 监听协议
年,卷(期) 2008,(29) 所属期刊栏目 片上系统
研究方向 页码范围 126-128
页数 3页 分类号 TP303
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.29.050
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姜秀柱 36 155 6.0 10.0
2 李娜 58 296 10.0 16.0
3 王书芹 6 39 4.0 6.0
4 田芳 4 20 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (5)
二级引证文献  (10)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
异构多处理器系统
Cache一致性
监听协议
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导