基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对多屏幕拼接显示系统中高分辨率、高清晰、低失真的显示需求,提出了一种基于FPGA实现的实时视频处理算法.在介绍了DVI接口屏幕拼接显示的系统结构及FPGA算法的主要功能后,针对算法处理对象具有视频像素流的特点,重点讨论了实时数字视频像素流的分割算法和基于滑动窗口的插值放大算法的实现.实验结果表明,该算法能够满足屏幕拼接显示的需求.
推荐文章
一种视频缩放插值算法的FPGA实现
插值算法
视频缩放
视频后处理
基于FPGA的数字视频图像实时TV显示
FPGA
数字视频
自动增益控制
图像动态范围
灰度直方图
HD-SDI数字视频信号处理及传输的FPGA设计与实现
高清晰度电视
比特串行数字接口
HD-SDI
现场可编程门阵列
基于FPGA的数字视频接口转换器设计
数字视频接口转换
DVI
Camera link
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向屏幕拼接的数字视频插值算法及FPGA实现
来源期刊 计算机工程与设计 学科 工学
关键词 可编程逻辑门阵列 数字视频接口 视频像素流 视频分割 双立方插值
年,卷(期) 2009,(22) 所属期刊栏目 多媒体技术
研究方向 页码范围 5128-5132,5150
页数 6页 分类号 TP302.2
字数 3367字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (9)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可编程逻辑门阵列
数字视频接口
视频像素流
视频分割
双立方插值
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与设计
月刊
1000-7024
11-1775/TP
大16开
北京142信箱37分箱
82-425
1980
chi
出版文献量(篇)
18818
总下载数(次)
45
总被引数(次)
161677
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导