作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种并行模拟数字转换器系统的设计与实现,该系统采用4片A/D并行交替采样,采样速率可达200MHz,分辨率可达到12bit.给出了方案构成的硬件系统设计,并详细阐述了各硬件系统平台的具体构成.针对通道失配问题,在FPGA内部实现了通道失配误差的测量.该系统的实现对超高速并行采样技术的研究具有一定的指导意义,且该平台的构建在工程应用上具有一定的通用性.
推荐文章
高速时间-数字转换器设计与实现
时间数字转换器
USB2.O
串并转换
EmJTAG协议转换器的设计与实现
协议转换器
硬件设计
固件设计
高精度A/D转换器的设计与实现
高精度
A/D转换器
FPGA
VHDL
双积分电路
基于FPGA的∑-△D/A转换器的设计与实现
∑-△ DAC,FPGA,VerilogHDL,可综合性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 并行模拟数字转换器系统设计与实现
来源期刊 科技创新导报 学科 工学
关键词 模拟数字转换器 通道失配 超高速 并行交昔采样
年,卷(期) 2009,(23) 所属期刊栏目 IT技术
研究方向 页码范围 14-14
页数 1页 分类号 TN974
字数 885字 语种 中文
DOI 10.3969/j.issn.1674-098X.2009.23.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘德刚 西安电子科技大学电子工程学院实验中心 2 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (8)
参考文献  (5)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1998(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(4)
  • 参考文献(4)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
模拟数字转换器
通道失配
超高速
并行交昔采样
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技创新导报
旬刊
1674-098X
11-5640/N
大16开
北京市
2004
chi
出版文献量(篇)
89179
总下载数(次)
271
总被引数(次)
207854
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导