基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于并行DSP的高速实时ISAR成像系统.为实现高速实时信号处理,基于DSP+FPGA的结构和CPCI总线技术设计实现系统硬件平台,然后对ISAR实时成像算法进行分析,将其映射到硬件平台,给出了成像算法工作流程,并分析说明了DSP的优化设计,最后将该系统用于实际的雷达数字信号处理并给出了实时成像结果.试验证明,该系统发挥了DSP的优势,具有运算能力强、接口方便等特点,能够实现目标的实时ISAR成像,最高成像频率达到4帧/秒.
推荐文章
基于并行 PO/EEC 的 ISAR 回波生成与成像仿真
回波生成
ISAR成像
物理光学法
等效电磁流
OpenMP
ISAR成像的多机并行实时实现
ISAR横向成像
散射点分布
回波自动抽取
实时并行处理
基于CPU+GPU混合架构的实时成像系统设计与实现
图形处理器
混合架构
合成孔径雷达
逆合成孔径雷达
实时成像系统
电子战
基于图像欺骗的ISAR干扰系统设计与实现
图像欺骗干扰
逆合成孔径雷达
高速采样
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于并行DSP的实时ISAR成像系统设计
来源期刊 雷达科学与技术 学科 工学
关键词 数字信号处理 并行设计 实时性 逆合成孔径雷达成像
年,卷(期) 2010,(4) 所属期刊栏目
研究方向 页码范围 306-311
页数 分类号 TN957.5|TN958
字数 4520字 语种 中文
DOI 10.3969/j.issn.1672-2337.2010.04.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黎湘 国防科技大学电子科学与工程学院 174 2404 24.0 40.0
2 邱兆坤 国防科技大学电子科学与工程学院 10 151 5.0 10.0
3 王瑞君 国防科技大学电子科学与工程学院 1 2 1.0 1.0
4 李东泽 国防科技大学电子科学与工程学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (92)
参考文献  (8)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (5)
1980(2)
  • 参考文献(1)
  • 二级参考文献(1)
1994(2)
  • 参考文献(1)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(2)
  • 参考文献(1)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
数字信号处理
并行设计
实时性
逆合成孔径雷达成像
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
雷达科学与技术
双月刊
1672-2337
34-1264/TN
大16开
安徽省合肥市9023信箱60分箱
2003
chi
出版文献量(篇)
1971
总下载数(次)
3
总被引数(次)
10892
论文1v1指导