作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了提高现场可编程门阵列(FPGA)的资源利用率,在介绍FPGA重构技术的原理和分类的基础上,讨论了Virtex-4系列FPGA的配置原理和动态重构的方法,并设计出数字信号处理器(DSP)配置FPGA的硬件方案来实现可重构系统.FPGA采用SelectMAP配置方式,实现配置逻辑的快速重构和局部动态重构,最后根据Virtex-4的配置流程和时序关系,给出了可重构系统配置的软件流程.经实验测试,该系统稳定可靠,可在1 s内完成5 Mbyte配置程序的动态重构.
推荐文章
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
基于双FPGA系统的高速全局动态重构设计与实现
可编程门阵列
可重构计算
全局动态重构
并行配置通道
基于EAPR的动态部分可重构系统研究及实现
现场可编程门阵列
早期获取
动态可重构
内部配置接口
基于动态可重构技术的装备测试系统研究
动态可重构
装备测试
FPGA
实时操作系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DSP的FPGA动态重构系统研究与设计
来源期刊 信息与电子工程 学科 工学
关键词 现场可编程门阵列 数字信号处理器 动态重构 部分重构 Virtex-4芯片 SelectMAP配置方式
年,卷(期) 2010,(2) 所属期刊栏目 探测制导、测控通信与电子对抗
研究方向 页码范围 123-127
页数 分类号 TN431.2|TN402
字数 4197字 语种 中文
DOI 10.3969/j.issn.1672-2892.2010.02.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 常青 北京航空航天大学电子信息工程学院 112 1071 17.0 27.0
2 范斌 北京航空航天大学电子信息工程学院 1 16 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (72)
参考文献  (5)
节点文献
引证文献  (16)
同被引文献  (20)
二级引证文献  (19)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(4)
  • 参考文献(1)
  • 二级参考文献(3)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(4)
  • 引证文献(3)
  • 二级引证文献(1)
2015(4)
  • 引证文献(2)
  • 二级引证文献(2)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(8)
  • 引证文献(3)
  • 二级引证文献(5)
2018(8)
  • 引证文献(3)
  • 二级引证文献(5)
2019(4)
  • 引证文献(1)
  • 二级引证文献(3)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
现场可编程门阵列
数字信号处理器
动态重构
部分重构
Virtex-4芯片
SelectMAP配置方式
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
总被引数(次)
11167
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导