作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文在深入学习理解H.264帧间预测原理的基础上,采用四段流水结构来实现整个帧间预测过程,以Verilog HDL语言完成寄存器级设计,并分析了各个模块,针对参考像素的重复使用性,采用了一种Cache结构来进行缓存,并对分像素预测依据H.264标准设计了一种并行内插运算电路.通过Modelsim的功能仿真和Desjgn Complier的综合,证明该电路是正确的,能够满足4:2:0制式下16CIF格式图片30fps(帧/秒)的实时解码处理需求.
推荐文章
H.264/AVC解码中帧内预测的硬件实现
帧内预测
视频解码系统
帧场自适应
H.264/AVC解码端帧内预测的设计与实现
H.264
帧内预测
流水线
并行化
H.264/AVC帧内预测模式不同快速算法的分析
H.264
视频编码
预测编码
帧内预测
率失真优化
H.264/AVC可变尺寸帧间预测块模式决策研究
H.264/AVC
可变尺寸块
帧间预测模式决策
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 H.264/AVC帧间预测关键技术的研究与硬件实现
来源期刊 有线电视技术 学科 工学
关键词 H.264 Cache 内插运算 帧间预测
年,卷(期) 2010,(1) 所属期刊栏目 数字电视
研究方向 页码范围 45-48,51
页数 5页 分类号 TN94
字数 3661字 语种 中文
DOI 10.3969/j.issn.1008-5351.2010.01.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙士雄 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (1)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
H.264
Cache
内插运算
帧间预测
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
有线电视技术
月刊
1008-5351
11-4021/TN
北京市2144信箱
chi
出版文献量(篇)
10278
总下载数(次)
7
总被引数(次)
11175
论文1v1指导