基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计并实现了一套由大面阵CMOS图像传感器、FPGA、DDR2 SDRAM、ARM和PC机组成的CMOS图像数据采集与传输系统.该系统利用高数据带宽、大容量的DDR2 SDRAM存储器适时地对CMOS图像数据进行缓存,然后经以太网传输至PC机,从而完成图像的存储、处理和显示.DDR2 SDRAM存储器的引入,增强了整个成像系统的灵活性和可扩充性.实测显示该系统能够满足对高端COMS图像传感器LUPA-4000进行远程控制和数据传输的要求.
推荐文章
基于DDR3 SDRAM的高速大容量数据缓存设计
DDR3 SDRAM
FIFO
高速
大容量
DDR SDRAM在高速数据采集系统中的应用
DDR
数据采集
高速
高存储深度
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
高速图像处理系统中DDR2-SDRAM接口的设计
图像处理
DDR2-SDRAM控制器
FPGA
缓存设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DDR2SDRAM缓存的CMOS图像数据采集与传输系统
来源期刊 仪表技术与传感器 学科 工学
关键词 LUPA-4000 CMOS图像传感器 FPGA DDR2 SDRAM ARM
年,卷(期) 2010,(6) 所属期刊栏目
研究方向 页码范围 90-93
页数 分类号 TP212
字数 3107字 语种 中文
DOI 10.3969/j.issn.1002-1841.2010.06.031
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (24)
参考文献  (4)
节点文献
引证文献  (21)
同被引文献  (58)
二级引证文献  (49)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2014(7)
  • 引证文献(5)
  • 二级引证文献(2)
2015(5)
  • 引证文献(3)
  • 二级引证文献(2)
2016(10)
  • 引证文献(0)
  • 二级引证文献(10)
2017(8)
  • 引证文献(4)
  • 二级引证文献(4)
2018(14)
  • 引证文献(3)
  • 二级引证文献(11)
2019(16)
  • 引证文献(1)
  • 二级引证文献(15)
2020(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
LUPA-4000
CMOS图像传感器
FPGA
DDR2
SDRAM
ARM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
仪表技术与传感器
月刊
1002-1841
21-1154/TH
大16开
沈阳市大东区北海街242号
8-69
1964
chi
出版文献量(篇)
7929
总下载数(次)
16
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导