基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
主机扩展总线接口E-Bus是为自主研发的数字信号处理器(DSP)芯片YHFT-DSP开发的外围并行接口,能有效支持DSP与各种同步、异步接口的商业标准主机进行数据交换.为了有效地研制、测试和应用E-Bus,开发了一套基于E-Bus的DSP仿真测试平台.该平台采用软硬件协同仿真和现场可编程门阵列(FPGA)技术实现了E-Bus和USB2.0接口的协议变换.实验结果表明,测试平台具有良好的操控界面,实现了E-Bus主/从两种模式下外部主机与YHFT-DSP之间的数据交换.
推荐文章
YHFT-DSP外部同步存储器接口时序设计优化
时序电路
外部同步存贮器接口(ESMIF)
时序优化
时钟提前
虚延时
YHFT-DSP外部同步存储器接口时序设计优化
时序电路
外部同步存贮器接口(ESMIF)
时序优化
时钟提前
虚延时
干扰仿真测试平台的设计与实现
调频
干扰仿真
数学模型
测试平台
卫星分系统仿真测试平台设计与实现
卫星单机设备
地面测试
仿真实现
测试平台
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于E-Bus的YHFT-DSP仿真测试平台的设计与实现
来源期刊 计算机应用 学科 工学
关键词 数字信号处理器 主机接口 协议变换器 测试
年,卷(期) 2011,(4) 所属期刊栏目 典型应用
研究方向 页码范围 1129-1132
页数 分类号 TP311
字数 3931字 语种 中文
DOI 10.3724/SP.J.1087.2011.01129
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈海燕 国防科学技术大学计算机学院 11 37 4.0 5.0
2 黄虹 国防科学技术大学计算机学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (29)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(5)
  • 参考文献(0)
  • 二级参考文献(5)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字信号处理器
主机接口
协议变换器
测试
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用
月刊
1001-9081
51-1307/TP
大16开
成都237信箱
62-110
1981
chi
出版文献量(篇)
20189
总下载数(次)
40
论文1v1指导