原文服务方: 湖南大学学报(自然科学版)       
摘要:
针对YHFT-DSP外部同步存储器接口的时序问题,本文综合考虑工程实际、设计开销和实现自动化等因素,给出了封装延时差、单元延时和IO单元虚延时三种优化方法.芯片测试结果表明:基于时钟提前的IO单元虚延时方法能够高效地实现133 MHz时钟频率的外部同步存储器接口访问.
推荐文章
DSP芯片外部存储器接口设计一例
数字信号处理器
接口
一种基于DSP的通用存储器接口的设计
DSP
通用
存储器接口
突发访问
高端SOC芯片的外部存储器接口设计
SOC
接口设计
SRAM
NandFlash
Verilog
Memory Switch
YHFT-DX高性能DSP指令控制流水线设计与优化
数字信号处理器
超长指令字
流水线
跨边界派发
指令预取
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 YHFT-DSP外部同步存储器接口时序设计优化
来源期刊 湖南大学学报(自认科学版) 学科
关键词 时序电路 外部同步存贮器接口(ESMIF) 时序优化 时钟提前 虚延时
年,卷(期) 2009,(8) 所属期刊栏目 计算机科学
研究方向 页码范围 80-83
页数 4页 分类号 TP333.5
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄彩霞 国防科学技术大学计算机学院 1 0 0.0 0.0
5 马剑武 国防科学技术大学计算机学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (21)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时序电路
外部同步存贮器接口(ESMIF)
时序优化
时钟提前
虚延时
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
湖南大学学报(自然科学版)
月刊
1674-2974
43-1061/N
16开
1956-01-01
chi
出版文献量(篇)
4654
总下载数(次)
0
总被引数(次)
41941
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导