原文服务方: 探测与控制学报       
摘要:
针对在现场可编程门阵列(FPGA)的并行计算中提升开发效率和降低编程难度的问题,提出了以高级语言对并行算法进行编程,使用可重构计算最优编译器(ROCCC)对代码进行转换作为硬件加速的方法.该方法在论述编译系统架构的基础上,提出基于ROCCC的FPGA并行计算设计流程,最后以矩阵相乘为实例,对方法的可行性进行了仿真验证,获得同Altera厂商IP核相近的性能.仿真表明:该法具有较高可行性,能够缩短开发周期,降低编程难度,为其他领域的硬件开发者提供了一种新的设计思路.
推荐文章
多层异构粗粒度可重构处理器的编译器后端设计
可重构处理器
编译器后端
配置信息
可重构计算及可重构编译技术研究
可重构计算
可重构编译
可重构编程语言
异构粗粒度可重构处理器的自动任务编译器框架设计
粗粒度
可重构处理器
并行性
编程语言
编译器
基于循环优化的可重构处理器任务编译器设计实现
可重构计算
任务编译器
配置复用
数据流优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构计算最优编译器并行计算程序编译方法
来源期刊 探测与控制学报 学科
关键词 并行计算 现场可编程门阵列 矩阵相乘 可重构计算最优编译器 程序编译
年,卷(期) 2011,(2) 所属期刊栏目
研究方向 页码范围 51-54,59
页数 分类号 TN47
字数 语种 中文
DOI 10.3969/j.issn.1008-1194.2011.02.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张伟 空军工程大学导弹学院 33 114 6.0 9.0
2 肖宇 空军工程大学导弹学院 13 32 4.0 5.0
3 王建业 空军工程大学导弹学院 44 185 8.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (8)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1985(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
并行计算
现场可编程门阵列
矩阵相乘
可重构计算最优编译器
程序编译
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
探测与控制学报
双月刊
1008-1194
61-1316/TJ
16开
1979-01-01
chi
出版文献量(篇)
2424
总下载数(次)
0
总被引数(次)
12559
论文1v1指导