原文服务方: 计算机应用研究       
摘要:
针对减少毛刺能够有效地降低电路功耗,提出了一种基于防火墙寄存器技术的FPGA低功耗布线算法.在布线过程中,一方面运用算法增加防火墙寄存器滤掉毛刺;另一方面通过修改代价函数,动态地调节输入信号的路径,使信号到达查找表输入端的时间基本趋于一致,从而有效地减少毛刺,降低电路的动态功耗.实验结果表明,在运算时间相同的情况下,与其他算法相比,该算法平均能消除约72% ~ 81%的毛刺,降低约4%~8%的功耗,减少约23% ~ 26%的关键路径延时,而只增加4%的触发器.
推荐文章
高速低功耗6端口分块式寄存器堆的设计
寄存器堆
低功耗
分块结构
基于脉冲寄存器的高性能低功耗电路设计实现
脉冲寄存器
低功耗
高性能
寄存器设计
防火墙技术
网络
Internet/Intranet
防火墙
浅析网络防火墙技术
网络安全
防火墙
监测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 防火墙寄存器技术的FPGA低功耗布线算法研究
来源期刊 计算机应用研究 学科
关键词 FPGA 防火墙寄存器 低功耗布线 毛刺 查找表
年,卷(期) 2011,(8) 所属期刊栏目 系统应用开发
研究方向 页码范围 2954-2957
页数 分类号 TP301
字数 语种 中文
DOI 10.3969/j.issn.1001-3695.2011.08.042
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨海钢 中国科学院电子学研究所可编程芯片与系统研究室 134 485 10.0 15.0
2 黄娟 中国科学院电子学研究所可编程芯片与系统研究室 28 284 8.0 16.0
6 李威 中国科学院电子学研究所可编程芯片与系统研究室 69 909 13.0 29.0
7 谭宜涛 中国科学院电子学研究所可编程芯片与系统研究室 4 36 3.0 4.0
11 崔秀海 中国科学院电子学研究所可编程芯片与系统研究室 10 66 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (0)
1993(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
防火墙寄存器
低功耗布线
毛刺
查找表
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用研究
月刊
1001-3695
51-1196/TP
大16开
1984-01-01
chi
出版文献量(篇)
21004
总下载数(次)
0
总被引数(次)
238385
论文1v1指导