原文服务方: 微电子学与计算机       
摘要:
在SMIC的0.18μm CMOS工艺下,设计了一款3读3写32×16bit高速低功耗寄存器堆.该寄存器堆采用分块结构和改进的存储单元,有效地降低了寄存器堆的功耗.电路仿真表明,在室温条件下,工作电压为1.8V,最大读写延时为0.9ns,当寄存器堆工作在1GHz时,功耗为23.70mW.
推荐文章
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
基于脉冲寄存器的高性能低功耗电路设计实现
脉冲寄存器
低功耗
高性能
寄存器设计
高速5端口寄存器文件的设计与实现
寄存器文件
灵敏放大器
多端口
旁路输出
多端口高速通用寄存器文件设计优化
多端口寄存器文件
分体结构
端口共享
预充敏感放大
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速低功耗6端口分块式寄存器堆的设计
来源期刊 微电子学与计算机 学科
关键词 寄存器堆 低功耗 分块结构
年,卷(期) 2009,(6) 所属期刊栏目
研究方向 页码范围 70-73
页数 4页 分类号 TN431.2
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 毛志刚 上海交通大学微电子学院 82 249 9.0 12.0
2 蒋剑飞 上海交通大学微电子学院 29 89 3.0 9.0
3 陆祯琦 上海交通大学微电子学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
寄存器堆
低功耗
分块结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导