原文服务方: 微电子学与计算机       
摘要:
本文采用1P2M 0.35μm的N阱CMOS工艺,设计了一种用于数字信号处理器的10端口高速32×64位寄存器文件.寄存器文件中设计了写优先级比较机制和读写直通机制,避免不同数据源在同一周期内对同一寄存器的写冲突,保持读写数据的一致性.同时还设计了一种高速低功耗的电流灵敏运放读操作电路.仿真结果表明室温下,电源电压为3.3V时,寄存器文件的工作频率可以达到300MHz.
推荐文章
数字信号处理器分布式寄存器的写回设计
分布式寄存器
写回
超长指令字
流水线
多端口高速通用寄存器文件设计优化
多端口寄存器文件
分体结构
端口共享
预充敏感放大
高速5端口寄存器文件的设计与实现
寄存器文件
灵敏放大器
多端口
旁路输出
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字信号处理器中10端口高速寄存器文件设计
来源期刊 微电子学与计算机 学科
关键词 数字信号处理器 寄存器文件 CMOS 灵敏运放
年,卷(期) 2004,(7) 所属期刊栏目
研究方向 页码范围 147-149
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.07.039
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘强 中国科学技术大学电子科学与技术系 235 4502 28.0 60.0
2 黄鲁 中国科学技术大学电子科学与技术系 75 277 9.0 13.0
3 王荣生 中国科学技术大学电子科学与技术系 11 61 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (5)
同被引文献  (2)
二级引证文献  (10)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(4)
  • 引证文献(1)
  • 二级引证文献(3)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
数字信号处理器
寄存器文件
CMOS
灵敏运放
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导