基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了满足现代高速电子仪器对高精度、高带宽时钟电路的需求,本文提出了一种通过DDS+PLL+分频器技术实现时钟发生器的设计方法。对方案进行了详细的论述,并对相位噪声的指标分配进行了论证,最后给出了输出频率范围为5MHz~1.6GHz的时钟电路的设计方案,并通过实验,证明了上述分析的正确性。
推荐文章
一种用于电子标签的低功耗高精度时钟电路设计
时钟产生电路
环形振荡器
PTAT带隙基准
低功耗
一种高精度模拟信号隔离电路设计
模拟信号
隔离电路设计
电阻匹配
信号输入
测试实验
精确性分析
一种高速高精度恒流输出驱动电路设计
驱动电路
开启速度
恒流输出
高速高精度
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种宽带高精度可变时钟发生电路设计
来源期刊 自动化信息 学科 工学
关键词 相位噪声 锁相环路 直接数字频率合成 时钟分频
年,卷(期) zdhxx_2011,(10) 所属期刊栏目
研究方向 页码范围 32-33
页数 2页 分类号 TP335
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 唐斌 电子科技大学光电信息学院 210 2076 24.0 33.0
2 吴云峰 电子科技大学光电信息学院 106 653 13.0 18.0
3 郭广坤 电子科技大学光电信息学院 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (11)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
相位噪声
锁相环路
直接数字频率合成
时钟分频
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
自动化信息
月刊
1817-0633
成都市小南街123号冠城花园檀香阁3-1
出版文献量(篇)
5766
总下载数(次)
16
论文1v1指导