基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高按序处理器的性能和能效性,本文提出一种基于值预测和指令复用的预执行机制(PVPIR).与传统预执行方法相比,PVPIR在预执行过程中能够预测失效Load指令的读数据并使用预测值执行与该Load指令数据相关的后续指令,从而对其中的长延时缓存失效提前发起存储访问以提高处理器性能,在退出预执行后,PVPIR通过复用有效的预执行结果来避免重复执行已正确完成的指令,以降低预执行的能耗开销.PVPIR实现了一种结合跨距( Stride)预测和AVD(Address-Value Delta)预测的值预测器,只记录发生过长延时缓存失效的Load指令信息,从而以较小的硬件开销取得较好的值预测效果.实验结果表明,与Runahead-AVD和iEA方法相比,PVPIR将性能分别提升7.5%和9.2%,能耗分别降低11.3%和4.9%,从而使能效性分别提高17.5%和12.9%.
推荐文章
一种高能效的面向单发射按序处理器的预执行机制
单发射按序处理器
预执行
访存延时包容
面向按序执行处理器的预执行指导的数据预取方法
数据预取
预执行
访存延迟包容
按序执行处理器
基于预缓冲机制的低功耗指令Cache
微处理器
低功耗
指令Cache
预缓冲
SimpleScalar仿真器
基于投机执行的两级退休机制
投机执行
重排序缓存
快速退休
乱序回写
超标量
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于值预测和指令复用的按序处理器预执行机制
来源期刊 电子学报 学科 工学
关键词 预执行 值预测 指令复用 访存延时包容
年,卷(期) 2011,(12) 所属期刊栏目 科研通信
研究方向 页码范围 2880-2883
页数 分类号 TP302.7
字数 3363字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 佟冬 北京大学微处理器研究开发中心 51 284 8.0 14.0
2 王克义 北京大学微处理器研究开发中心 22 86 5.0 8.0
3 陆俊林 北京大学微处理器研究开发中心 12 70 4.0 8.0
4 王箫音 北京大学微处理器研究开发中心 7 11 2.0 2.0
5 党向磊 北京大学微处理器研究开发中心 5 11 2.0 3.0
6 易江芳 北京大学微处理器研究开发中心 10 88 5.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (9)
参考文献  (10)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(2)
  • 参考文献(1)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(9)
  • 参考文献(3)
  • 二级参考文献(6)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(6)
  • 参考文献(0)
  • 二级参考文献(6)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
预执行
值预测
指令复用
访存延时包容
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
中国博士后科学基金
英文译名:China Postdoctoral Science Foundation
官方网址:http://www.chinapostdoctor.org.cn/index.asp
项目类型:
学科类型:
论文1v1指导