基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高解释型指令集模拟器的速度,研究了模拟器设计的译码分派技术及其优化方法,针对模拟器运行时译码阶段开销较大和执行阶段需要本地机器指令较多等特点,提出用预译码技术和优化线索解释技术相结合的方式,提升模拟器的速度.通过设计一个基于SPARC V7指令集模拟器,结合实例对3种模拟器性能进行比较分析,实验结果表明了该方法的可行性和有效性.
推荐文章
基于SystemC的多核指令集模拟器并行化技术
SystemC
多核
指令集模拟器
并行化
一种PowerPC指令集模拟器的设计与实现
指令集
指令集模拟器
系统语言
事务级模型
MIPS32指令集兼容的CPU模拟器设计
MIPS处理器
模拟器
高速缓存
分支预测
专用指令集处理器系统级设计方法
指令集体系结构
软硬件协同设计
系统级
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 快速SPARC V7指令集模拟器的设计方法
来源期刊 计算机工程与设计 学科 工学
关键词 模拟器 指令集模拟 预译码 线索解释 译码分派
年,卷(期) 2011,(2) 所属期刊栏目 嵌入式系统工程
研究方向 页码范围 531-534
页数 分类号 TP391.9
字数 3979字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈朝晖 20 32 3.0 5.0
2 党纪红 3 11 2.0 3.0
3 关小川 2 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (16)
参考文献  (4)
节点文献
引证文献  (8)
同被引文献  (9)
二级引证文献  (5)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(4)
  • 引证文献(2)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
模拟器
指令集模拟
预译码
线索解释
译码分派
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与设计
月刊
1000-7024
11-1775/TP
大16开
北京142信箱37分箱
82-425
1980
chi
出版文献量(篇)
18818
总下载数(次)
45
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导