基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文主要介绍一种FPGA用于数据接口的设计方法,伪码序列因为自相关性好通常用于信道估计、测距等。本文讨论伪码序列作为导频按一定帧结构与待发数据组帧以及当输入数据有多种速率时,通过填充随机数,达到与系统运行速率匹配的方法以及如何在接收端去除填充数和导频,还原出原始数据。
推荐文章
DACS1中多速率卷积编码器的设计与FPGA实现
L?DACS1
多速率卷积编码
FPGA
Verilog HDL
OFDM系统中的导频插值算法研究
OFDM
导频设计
梳妆导频
块状导频
小波多速率调制的FPGA实现方案
小波多速率调制
FPGA
载波相位恢复
最大似然估计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于插导频和装帧的多速率接口设计FPGA实现
来源期刊 科技信息 学科 工学
关键词 FPGA 数据接口 伪码序列 组帧 速率匹配
年,卷(期) 2011,(18) 所属期刊栏目 高校理科研究
研究方向 页码范围 94-95
页数 2页 分类号 TN929.533
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
数据接口
伪码序列
组帧
速率匹配
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技信息(学术版)
旬刊
chi
出版文献量(篇)
33663
总下载数(次)
51
总被引数(次)
50452
论文1v1指导