原文服务方: 杭州电子科技大学学报(自然科学版)       
摘要:
该文利用Ansoft Designer和SIwave配合Cadence Allegro对TMS320C6455的DDR2电路进行信号完整性设计的流程,阐述了高速电路设计过程中如何设定约束规则以及利用仿真工具对PCB进行前仿真和后仿真的方法,有助于硬件设计人员进行高速电路设计.
推荐文章
LTE中基于TMS320C6455 VCP2的Viterbi译码的设计
TMS320C6455
VCP2
EDMA3
度量
寄存器配置
基于TMS320C6455的实时图像处理系统的设计
TMS320C6455 FPGA
图像增强
目标识别
灰度拉伸
TMS320C6455 PCI协处理卡WDM驱动程序设计
PCI总线
DSP
WDM驱动程序
协处理
基于TMS320C6455 DSP的PCI接口设计
TMS320C6455接口
外围设备组件互连
地址映射
总线传输
中断
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 TMS320C6455的DDR2电路的信号完整性设计
来源期刊 杭州电子科技大学学报(自然科学版) 学科
关键词 高速数字信号 数字信号处理器 双倍数据速率 信号完整性
年,卷(期) 2012,(5) 所属期刊栏目
研究方向 页码范围 163-166
页数 4页 分类号 TN41
字数 语种 中文
DOI 10.3969/j.issn.1001-9146.2012.05-043
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张福洪 杭州电子科技大学通信工程学院 110 492 11.0 16.0
2 曹亚良 杭州电子科技大学通信工程学院 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (2)
二级引证文献  (3)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(4)
  • 参考文献(1)
  • 二级参考文献(3)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(4)
  • 引证文献(3)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
高速数字信号
数字信号处理器
双倍数据速率
信号完整性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
杭州电子科技大学学报(自然科学版)
双月刊
1001-9146
33-1339/TN
chi
出版文献量(篇)
3184
总下载数(次)
0
总被引数(次)
11145
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导