基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究了利用FPGA实现浮点FI叮的技术,提出了一种循环控制、RAM访问和蝶形运算三大模块以流水线方式协同工作的方案,结合数据缓冲和并行处理技术,讨论了蝶形运算单元的工作机制。浮点乘法器采用并行Booth编码和3级Wallace压缩树的结构,浮点加法器中采用独立的定点加法器和减法器,使运算得以高速进行。RAM读/写时序和运算参数都可利用寄存器设置。本设计已在Cyclone-II系列芯片EP2C8Q208中实现,200MHz主频下,采用外部RAM,完成1024点复数FFT只需750μs。
推荐文章
基于FPGA的高速定点FFT算法的实现
现场可编程门阵列
Radix-4算法
流水线结构
块浮点结构
浮点FFT的VHDL实现
浮点FFT
VHDL
算法
电子设计自动化
基于FPGA的高速基4FFT设计与实现
FFT
流水线
基4
蝶形运算
浮点运算的FPGA实现
浮点运算
可编程器件FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速浮点FFT的实现研究
来源期刊 微型机与应用 学科 工学
关键词 FPGA 浮点FFT 蝶形运算 Booth编码 Wallace压缩树
年,卷(期) 2012,(14) 所属期刊栏目 技术与方法
研究方向 页码范围 79-81,84
页数 4页 分类号 TN911
字数 3252字 语种 中文
DOI 10.3969/j.issn.1674-7720.2012.14.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵丽莉 河北联合大学信息学院 8 12 2.0 3.0
2 史彩娟 河北联合大学信息学院 5 17 2.0 4.0
3 刘健 河北联合大学信息学院 7 38 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (24)
参考文献  (4)
节点文献
引证文献  (7)
同被引文献  (20)
二级引证文献  (23)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(5)
  • 引证文献(4)
  • 二级引证文献(1)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(8)
  • 引证文献(0)
  • 二级引证文献(8)
2017(5)
  • 引证文献(1)
  • 二级引证文献(4)
2018(6)
  • 引证文献(0)
  • 二级引证文献(6)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
浮点FFT
蝶形运算
Booth编码
Wallace压缩树
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导