原文服务方: 微电子学与计算机       
摘要:
本文描述了基于XilinxVirtex-5FPGA的嵌入式SATA2.0主机接口控制器中,物理层与链路层之间数据位宽转换缓冲器的设计方法.针对转换过程中可能会出现的数据错序问题,采用多比特移位寄存器组设计了应用于物理层16bit与链路层32bit位宽数据之间的转换电路.仿真和板级验证结果表明,该逻辑电路与XilinxFPGA内嵌的FIFO相比,平均时延降低了70%,在完成相同功能的情况下,使用了更少的芯片资源和控制逻辑.
推荐文章
嵌入式USB2.0主机控制器内核SIE的设计
USB2.0
主机控制器
串行接口引擎(SIE)
IP核
嵌入式处理器中分支目标缓冲器的研究与设计
分支目标缓冲器
分支预测器
嵌入式处理器
硬件模型
基于ARM的嵌入式网络接口控制器设计
ARM9
armlinux
以太网
嵌入式
嵌入式非对称多核并行软件设计
非对称多核处理器
并行软件
嵌入式系统
组件化软件
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式SATA2.0接口控制器中的非对称缓冲器设计
来源期刊 微电子学与计算机 学科
关键词 SATA主机控制器 Rocket I/O 数据缓冲
年,卷(期) 2012,(5) 所属期刊栏目
研究方向 页码范围 178-182
页数 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘元安 北京邮电大学电子工程学院 192 1285 17.0 26.0
2 胡鹤飞 北京邮电大学电子工程学院 11 36 4.0 5.0
3 袁东明 北京邮电大学电子工程学院 9 17 2.0 4.0
4 李晔 北京邮电大学电子工程学院 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (48)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SATA主机控制器
Rocket
I/O
数据缓冲
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导