原文服务方: 微电子学与计算机       
摘要:
针对嵌入式应用的特点,设计了一种基于RAM比较TAG的分支目标缓冲器(BTB),并通过硬件模拟方法(BTB控制逻辑用RTL实现,存储体用定制逻辑实现)研究BTB结构参数对BTB的性能、能耗以及对整个处理器系统的性能和能耗的影响,根据仿真结果选取应用于嵌入式处理器的最优BTB结构参数.根据该参数,进一步设计基于CAM比较TAG的BTB,经SPEC2000评测,相对于基于RAM比较TAG的BTB,基于CAM比较TAG的BTB可使功耗降低37.17%.
推荐文章
新型嵌入式图像处理器设计
DM643
DSP/BIOS
图像处理
嵌入式
嵌入式处理器中写缓冲电路的设计
嵌入式处理器
写缓冲
先进先出
移位控制
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
基于PowerPC处理器的嵌入式系统电源设计与实现
嵌入式处理器
电源设计
PowerPC
热损耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式处理器中分支目标缓冲器的研究与设计
来源期刊 微电子学与计算机 学科
关键词 分支目标缓冲器 分支预测器 嵌入式处理器 硬件模型
年,卷(期) 2012,(1) 所属期刊栏目
研究方向 页码范围 27-31
页数 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 喻明艳 哈尔滨工业大学微电子中心 62 272 9.0 12.0
2 张祥建 哈尔滨工业大学微电子中心 3 10 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (2)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (0)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(3)
  • 参考文献(1)
  • 二级参考文献(2)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分支目标缓冲器
分支预测器
嵌入式处理器
硬件模型
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导