原文服务方: 计算机测量与控制       
摘要:
设计了一种用于目标识别与定位的基于FPGA和多DSP的多总线并行处理器,其特征在于将FPGA作为系统数据缓存、通信与控制中枢,以此为核心,通过数据与控制总线联接端口控制CPLD芯片,通过EMIF总线分别联接DSP (A)、DSP (B)和DSP (C)处理芯片;端口控制CPLD芯片的输入端联接多路并行ADC模数转换芯片,输出端口联接LCD输出显示模块;有源晶体振荡器与FPGA芯片联接,FPGA芯片将有源晶体振荡器分为4路时钟信号输出,分别输出到CPLD和3片DSP芯片;设计改进了传统采用单DSP搭建信号处理器模式,实际测试的系统内部数据传输速度达到100M,系统最大处理能力可以达到7200MIPS,具有功能强、性能指标高、结构紧凑的优点.
推荐文章
基于FPGA和双DSP的实时图像处理器设计
FPGA
双DSP
实时图像处理
快速傅里叶变换
边缘检测
多DSP并行处理系统的设计与开发
多DSP并行处理
共享总线
Link
SPORT
HPI/IDMA
数据交换
基于FPGA和DSP的被动雷达信号分选处理器的设计
信号分选
被动雷达
脉冲描述字
脉冲重复频率
多DSP系统中的总线设计
多机系统
总线
固定优先级
循环优先级
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA和多DSP的多总线并行处理器设计
来源期刊 计算机测量与控制 学科
关键词 FPGA DSP 多总线 并行处理
年,卷(期) 2012,(1) 所属期刊栏目 算法、设计与应用
研究方向 页码范围 173-176
页数 分类号 TB911.7
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王海燕 西北工业大学航海学院 105 427 9.0 14.0
2 申晓红 西北工业大学航海学院 89 357 9.0 13.0
3 白峻 西北工业大学航海学院 14 61 6.0 7.0
4 闫永胜 西北工业大学航海学院 9 29 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (4)
参考文献  (1)
节点文献
引证文献  (7)
同被引文献  (5)
二级引证文献  (9)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
DSP
多总线
并行处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导