原文服务方: 科技与创新       
摘要:
本文给出了一种多微处理器体系结构,重点讨论了多微处理器间信息交换和仲裁逻辑的实现机制及具体设计步骤,并给出了具体实现的硬件逻辑电路及交换的时序图.实际运行表明:该仲裁逻辑电路具有仲裁开销小、扩缩性好、可靠性高等特点;它完全能满足高性能的测控系统和各种高精度的智能仪器仪表的特殊要求.
推荐文章
基于硬件逻辑的微处理器通用开发系统的设计
微处理器
硬件逻辑
开发系统
管脚映射
LS-DSP微处理器的逻辑仿真方法
IC设计
微处理器
逻辑仿真
MV1O微处理器与APB总线的接口设计
MV10微处理器
AMBA
APB
SoC
微处理器设计中的时序验证及优化
微处理器
关键路径
可综合代码设计
静态时序分析
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多微处理器系统中总线仲裁逻辑的设计
来源期刊 科技与创新 学科
关键词 多微处理器系统 公共总线 公共存储器 总线仲裁
年,卷(期) 2006,(32) 所属期刊栏目 电子设计
研究方向 页码范围 301-303
页数 3页 分类号 TP302
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2006.32.104
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (4)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (1)
二级引证文献  (0)
1985(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(3)
  • 参考文献(1)
  • 二级参考文献(2)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多微处理器系统
公共总线
公共存储器
总线仲裁
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导