作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在进行智力竞赛时,需要一种精度高、显示方便的抢答装置。在对中规模数字集成电路研究的基础上,设计了一种具有定时功能的数字抢答器。数字抢答器主要由主控电路与扩展电路两部分组成,主控电路完成抢答、显示功能,扩展电路完成定时、时间显示功能。实践证明该抢答器具有性能好、操作方便等特点,使用效果较好,具有进一步推广应用的价值。
推荐文章
基于Verilog HDL语言的新型抢答器设计
抢答器
Verilog HDL
层次化和模块化
FPGA
验证
基于Multisim9的智能抢答器的设计与仿真
抢答器
层次电路
设计
仿真
四路抢答器的PLC程序设计
PLC
抢答器
梯形图
程序
基于Multisim10的16路竞赛抢答器设计与仿真
Multisim 10
16路竞赛抢答器
电路设计
Protel
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字抢答器的设计
来源期刊 数字技术与应用 学科 工学
关键词 抢答电路 定时电路 报警电路 时序控制
年,卷(期) 2012,(3) 所属期刊栏目 设计开发
研究方向 页码范围 118-118,120
页数 2页 分类号 TN79
字数 910字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘秋霞 菏泽学院物理系 10 18 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (8)
二级引证文献  (4)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
抢答电路
定时电路
报警电路
时序控制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导