原文服务方: 微电子学与计算机       
摘要:
提出一种在FPGA中以CIC抽取滤波器及CIC补偿滤波器实现的抽取滤波结构。该结构以时间换空间的设计思想实现,最大可能的减少了硬核乘法器数量。同时结合FPGA资源分布特点,提出了以嵌入式RAM单元为核心的实现方法,极大减少了逻辑单元消耗,优化了资源分配,以最合理的资源消耗,实现了很高的滤波性能。
推荐文章
改进型CIC抽取滤波器的FPGA实现
Hogenauer
CIC抽取滤波器
数据速率
FPGA
一种基于FPGA的FIR滤波器实现结构
FIR滤波器
FPGA
秉法累加器
基带成形
改进型CIC抽取滤波器设计与FPGA实现
CIC抽取滤波器
COSINE滤波器
SINE滤波器
设计优化
FPGA
一种低功耗可变抽取倍数滤波器组的设计
低功耗
抽取滤波器组
多速率
C IC
非递归
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的抽取滤波器的实现与优化
来源期刊 微电子学与计算机 学科
关键词 抽取滤波 FPGA 乘累加 嵌入式RAM
年,卷(期) 2013,(9) 所属期刊栏目
研究方向 页码范围 119-121,125
页数 4页 分类号 TP302
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张浩 中国科学院微电子研究所 109 659 13.0 20.0
2 王亚磊 中国科学院微电子研究所 1 5 1.0 1.0
3 杨亚光 中国科学院微电子研究所 2 9 2.0 2.0
4 陈立平 中国科学院微电子研究所 4 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (9)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (11)
二级引证文献  (12)
1981(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
2019(6)
  • 引证文献(1)
  • 二级引证文献(5)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
抽取滤波
FPGA
乘累加
嵌入式RAM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
论文1v1指导