作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
抢答器是为竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,抢答器由抢答启动电路、抢答定时器及定时译码显示电路、抢中报警电路、选手编号译码显示电路.优先编码电路、锁存器、译码电路将抢中选手的编号译码显示输出;主持人开关启动和选手抢中报警电路;答题完成报警电路.基于CPLD经过程序设计、调试、仿真、下载和软硬件联合调试等工作,实现了抢答功能.
推荐文章
基于Verilog HDL语言的新型抢答器设计
抢答器
Verilog HDL
层次化和模块化
FPGA
验证
基于Multisim9的智能抢答器的设计与仿真
抢答器
层次电路
设计
仿真
基于Multisim10的16路竞赛抢答器设计与仿真
Multisim 10
16路竞赛抢答器
电路设计
Protel
基于 Multisim的多功能8路抢答器的设计与仿真
Multisim
设计
仿真
8路抢答器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的抢答器设计
来源期刊 电子制作 学科
关键词 抢答电路 译码电路 CPLD EPM240T100芯片
年,卷(期) 2013,(5) 所属期刊栏目
研究方向 页码范围 10
页数 分类号
字数 1605字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李斌 西南交通大学电气工程学院 33 309 12.0 16.0
2 奂锐 刘传鹏西南交通大学物理学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
抢答电路
译码电路
CPLD
EPM240T100芯片
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子制作
半月刊
1006-5059
11-3571/TN
大16开
北京市
1994
chi
出版文献量(篇)
22336
总下载数(次)
116
论文1v1指导